好文档 - 专业文书写作范文服务资料分享网站

计算机组成原理实验1-5(2017-2018-1)

天下 分享 时间: 加入收藏 我要投稿 点赞

实验电路结构图

数码8数码7数码6数码5数码4数码3数码2数码1扬声器译码器译码器译码器译码器译码器译码器译码器译码器PIO19-PIO16PIO23-PIO20PIO27-PIO24PIO31-PIO28PIO35-PIO32PIO39-PIO36PIO43-PIO40PIO47-PIO44D8D7D6D5D4D3D2D1FPGA/CPLD目标芯片PIO7D16PIO6D15PIO5D14PIO4D13PIO3D12PIO2D11HEXHEX键1PIO7--PIO2PIO11-PIO8PIO15-PIO12键8键7键6键5键4键3键2实验电路结构图NO.0SPEAKER

附图2 实验电路结构图NO.0

附图3 实验电路结构图NO.1

87654321??éù?÷PIO19-PIO16PIO23-PIO20PIO27-PIO24PIO31-PIO28PIO35-PIO32PIO39-PIO36PIO43-PIO40PIO47-PIO44D8PIO15D7PIO14D6PIO13D5PIO12D4PIO11D3PIO10D2PIO9D1PIO8FPGA/CPLD??±êD???PIO15-PIO8PIO7PIO6PIO5PIO4PIO3PIO2PIO1PIO0D16D15D14D13D12D11D10D9?ü8?ü7?ü6?ü5?ü4?ü3?ü2?ü1êμ?éμ??·?á11í?NO.3SPEAKERò????÷ò????÷ò????÷ò????÷ò????÷ò????÷ò????÷ò????÷

附图4 实验电路结构图NO.2 附图5 实验电路结构图NO.3

87654321扬声器译码器译码器译码器译码器译码器译码器PIO19-PIO16PIO23-PIO20PIO27-PIO24PIO31-PIO28PIO35-PIO32PIO39-PIO36D8PIO47D7PIO46D6PIO45D5PIO44D4PIO43D3PIO42D2PIO41D1PIO40FPGA/CPLD目标芯片PIO47-PIO40PIO7PIO6PIO5PIO4PIO3PIO2PIO0D16D15D14D13D12D11D9单脉冲单脉冲键8键7键6键5单脉冲键4键3键2键1实验电路结构图NO.7SPEAKER

附图6 实验电路结构图NO.4 附图9 实验电路结构图NO.7

PIO48PIO10PIO47PIO14PIO39PIO38PIO37PIO36PIO35PIO34PIO33PIO32PIO24PIO25PIO26GND12345678910111213141516A18/A19A16A14(A15)A12A7A6A5A4A3A2A1A0D0D1D2GND(拨码1:“ROM使能 ON”即将CS1接地)VCC10KVR1msb2-12-2EU1750KHZACLOCK2-310ADC08092-42-52-6AIN02-726lsb2-8IN-027EOCIN-1AIN1ADD-A1ADD-B(24)0ADD-C(23)2ALE+5V12ENABLEref(+)16ref(-)START滤波1A/D使能转换结束比较器DS8使能5th使能ROM使能VCCA18/A15/WEA17/VCCWR/A146264A1362256A8628128A92764A1127256OE27512A1027010CS127020D727040D627080D5D4D3RAM/ROM32313029282726252423222120191817VCCPIO9PIO49PIO46PIO45PIO11PIO12PIO13PIO62PIO15PIO31PIO30PIO29PIO28PIO27628128(PIN30->VCC,PIN3->A14,PIN29->WE,PIN31->A15 )29C040(PIN31->WE,PIN1->A18,PIN30->A17,PIN3->A15,PIN29->A14)27040(PIN31->A18,PIN30->A17,PIN3->A15,PIN29->A14)27020(PIN30->A17,PIN3->A15,PIN29->A14)27010(PIN30->VCC,PIN3->A15,P29->A14)注意,PIO62 同时是键11的信号线VCCRAM/ROM使能GND87654321ON拨码开关VCC4513拨码1:ROM/RAM使能,即它们的CS1接地拨码2:默认关闭 向上拨,由厂家通知升级拨码4:8数码管显示开关,默认打开拨码5:应用LM311使能,见下图拨码6:ADC0809转换结束使能,见左图拨码7:ADC0809使能,默认关闭,见左图拨码8:DAC0832输出滤波使能6J6178VGA24 视频接口35101314R76 200R(PIO60)R77 200R78 200G(PIO61)B(PIO63)PIO76PIO77PS/2上接口GND2120191881514177925226VCC4513J7PS/2下接口拨码6PIO33PIO35拨码7PIO34PIO46PIO45PIO23PIO22PIO21PIO20PIO19PIO18PIO17PIO16PIO32PIO8HS(PIO64)VS(PIO65)GND87654321扬声器(拨码8:“滤波1 ON”即连接滤波电容)滤波1103COMM657.2K7TL082/2译码器译码器译码器译码器译码器译码器译码器译码器PIO19-PIO16PIO23-PIO20PIO27-PIO24PIO31-PIO28PIO35-PIO32PIO39-PIO36PIO43-PIO40PIO47-PIO44D8PIO15D7PIO14D6PIO13D5PIO12D4PIO11D3PIO10D2PIO9D1PIO8FPGA/CPLD目标芯片PIO15-PIO8PIO7PIO6PIO5PIO4PIO3PIO2PIO1PIO0SPEAKERAOUTR725.1K2WR1DAC08329EU2FBIOUT1IOUT2PIO24PIO25PIO26PIO27PIO28PIO29PIO30PIO31765416151413D0D1D2D3D4D5D6D7/CSWR2XFERA GNDD GND111211817310+1251pFC27234TL082/123LM311-12PIO3781VCCAIN010K+128D16D15D14D13D12D11D10D9键8键7键6键5键4键3键2键1实验电路结构图NO.58VREF20VCCVCC4-12COMP+5(拨码5:“比较器ON”即连接PIO37与COMP)

附图7 实验电路结构图NO.5

附图8 实验电路结构图NO.6

附图10 实验电路结构图NO.8 附图11 实验电路结构图NO.9

复位键GNDD+(PIO65)D-(PIO64)VCCPIO68PIO69PIO70PIO71PIO72PIO73PIO74PIO75RESETP30P31PIO78PIO79PIO76PIO77PIO67PIO66X2X1GND12345678910111213141516171819204039383736353433323130292827262524232221VCCP00P01P02P03P04P05P06P07EAALEPSENP27P26P25P24P23P22P21P20VCCGNDP24P23P07P06P05P04P03P02P01P00P20P21P222019181716151413121110987654321USBSLAVE接PC机串行通讯接口532LCD液晶显示屏B4RS-232接口电路OOOOPIO64PIO65TO FPGATO MCUAT89C51选择开关 第三节 GW48CK/GK/EK/PK2 系统万能接插口与结构图信号/与芯片引脚对照表 结构图上的信号名 引脚号 引脚名称 GW48-CCP,GWAK100A EP1K100QC208 GW48-SOC+/ GW48-DSP GWAK30/50 EP1K30/20/50TQC14GWAC3 EP1C3TC144 GW48-SOPC/DSP EP1C6/1C12 Q240 EP20K200/300EQC240 4 引脚号 引脚名称 引脚号 引脚名称 引脚号 引脚名称 引脚号 引脚名称 PIO0 PIO1 PIO2 PIO3 PIO4 PIO5 PIO6 PIO7 PIO8 PIO9 PIO10 PIO11 PIO12 PIO13 PIO14 PIO15 PIO16 PIO17 PIO18 7 8 9 11 12 13 14 15 17 18 24 25 26 27 28 29 I/O I/O I/O I/O I/O I/O I/O I/O I/O I/O I/O I/O I/O I/O I/O I/O 224 225 226 231 230 232 233 234 235 236 237 238 239 2 3 4 I/O0 I/O1 I/O2 I/O3 I/O4 I/O5 I/O6 I/O7 I/O8 I/O9 I/O10 I/O11 I/O12 I/O13 I/O14 I/O15 8 9 10 12 13 17 18 19 20 21 22 23 26 27 28 29 I/O0 I/O1 I/O2 I/O3 I/O4 I/O5 I/O6 I/O7 I/O8 I/O9 I/O10 I/O11 I/O12 I/O13 I/O14 I/O15 1 2 3 4 5 6 7 10 11 32 33 34 35 36 37 38 I/O0 I/O1 I/O2 I/O3 I/O4 I/O5 I/O6 I/O7 DPCLK1 VREF2B1 I/O10 I/O11 I/O12 I/O13 I/O14 I/O15 233 234 235 236 237 238 239 240 1 2 3 4 6 7 8 12 I/O0 I/O1 I/O2 I/O3 I/O4 I/O5 I/O6 I/O7 I/O8 I/O9 I/O10 I/O11 I/O12 I/O13 I/O14 I/O15 30 31 36 I/O I/O I/O 7 8 9 I/O16 I/O17 I/O18 30 31 32 I/O16 I/O17 I/O18 39 40 41 I/O16 I/O17 I/O18 13 14 15 I/O16 I/O17 I/O18

计算机组成原理实验1-5(2017-2018-1)

实验电路结构图数码8数码7数码6数码5数码4数码3数码2数码1扬声器译码器译码器译码器译码器译码器译码器译码器译码器PIO19-PIO16PIO23-PIO20PIO27-PIO24PIO31-PIO28PIO35-PIO32PIO39-PIO36PIO43-PIO40PIO47-PIO44D8D7D6D5D4D3D2D1FPGA/CPLD目标芯片PIO7D1
推荐度:
点击下载文档文档为doc格式
4r7514mru06m3qp9xkwe9ersa9pruq00xc8
领取福利

微信扫码领取福利

微信扫码分享