下图分析了另一种极限情况,此时对应于vI=0V。此时工作管TN在vGSN=0的情况下运用,其输出特性iD-vDS几乎与横轴重合 ,负载曲线是负载管TP在vsGP=VDD时的输出特性iD-vDS。由图可知,工作点决定了VO=VOH≈VDD;通过两器件的电流接近零值 。可见上述两种极限情况下的功耗都很低。
由此可知,基本CMOS反相器近似于一理想的逻辑单元,其输出电压接近于零或+VDD,而功耗几乎为零。 2.传输特性
下图为CMOS反相器的传输特性图。图中VDD=10V,VTN=|VTP|=VT= 2V。由于 VDD>(VTN+|VTP|),因此,当VDD-|VTP|>vI>VTN 时,TN和TP两管同时导通。考虑到电路是互补对称的,一器件可将另一器件视为它的漏极负载。还应注意到,器件在放大区(饱和区)呈现恒流特性,两器件之一可当作高阻值的负载。因此,在过渡区域,传输特性变化比较急剧。两管在VI=VDD/2处转换状态。
31
3.工作速度
CMOS反相器在电容负载情况下,它的开通时间与关闭时间是相等的,这是因为电路具有互补对称的性质。下图表示当vI=0V时 ,TN截止,TP导通,由VDD通过TP向负载电容CL充电的情况。由于CMOS反相器中,两管的gm值均设计得较大,其导通电阻较小,充电回路的时间常数较小。类似地,亦可分析电容CL的放电过程。CMOS反相器的平均传输延迟时间约为10ns。
13.2CMOS逻辑门电路 1.与非门电路
下图是2输入端CMOS与非门电路,其中包括两个串联的N沟道增强型MOS管和两个并联的P沟道增强型MOS管。每个输入端连到一个N沟道和一个P沟道MOS管的栅极。当输入端A、B中只要有一个为低电平时,就会使与它相连的NMOS管截止,与它相连的PMOS管导通,输出为高电平;仅当A、B全为高电平时,才会使两个串联的NMOS管都导通,使两个并联的PMOS管都截止,输出为低电平。
32
因此,这种电路具有与非的逻辑功能,即
n个输入端的与非门必须有n个NMOS管串联和n个PMOS管并联。 2.或非门电路
下图是2输入端CMOS或非门电路。其中包括两个并联的N沟道增强型MOS管和两个串联的P沟道增强型MOS管。
当输入端A、B中只要有一个为高电平时,就会使与它相连的NMOS管导通,与它相连的PMOS管截止,输出为低电平;仅当A、B全为低电平时,两个并联NMOS管都截止,两个串联的PMOS管都导通,输出为高电平。 因此,这种电路具有或非的逻辑功能,其逻辑表达式为
显然,n个输入端的或非门必须有n个NMOS管并联和n个PMOS管并联。 比较CMOS与非门和或非门可知,与非门的工作管是彼此串联的,其输出电压随管子个数的增加而增加;或非门则相反,工作管彼此并联,对输出电压不致有明显的影响。因而或非门用得较多。 13.3.异或门电路
33
上图为CMOS异或门电路。它由一级或非门和一级与或非门组成。或非门的输出
。而与或非门的输出L即为输入A、B的异或
如在异或门的后面增加一级反相器就构成异或非门,由于
具有
的功能,因而称为同或门。异成门和同或门的逻辑符号
如下图所示。
13.4 BiCMOS门电路
双极型CMOS或BiCMOS的特点在于,利用了双极型器件的速度快和MOSFET的功耗低两方面的优势,因而这种逻辑门电路受到用户的重视 1.BiCMOS反相器
34
上图表示基本的BiCMOS反相器电路,为了清楚起见,MOSFET用符号M表示BJT用T表示。T1和T2构成推拉式输出级。而Mp、MN、M1、M2所组成的输入级与基本的CMOS反相器很相似。输入信号vI同时作用于MP和MN的栅极。当vI为高电压时MN导通而MP截止;而当vI为低电压时,情况则相反,Mp导通,MN截止。当输出端接有同类BiCMOS门电路时,输出级能提供足够大的电流为电容性负载充电。同理,已充电的电容负载也能迅速地通过T2放电。
上述电路中T1和T2的基区存储电荷亦可通过M1和M2释放,以加快
电路的开关速度。当vI为高电压时M1导通,T1基区的存储电荷迅速消散。这种作用与TTL门电路的输入级中T1类似。同理 ,当vI为低电压时,电源电压VDD通过MP以激励M2使M2导通,显然T2基区的存储电荷通过M2而消散。可见,门电路的开关速度可得到改善。
2.BiCMOS门电路
根据前述的CMOS门电路的结构和工作原理,同样可以用BiCMOS技术实现或非门和与非门。如果要实现或非逻辑关系,输入信号用来驱动并联的N沟道MOSFET,而P沟道MOSFET则彼此串联。正如下图所示的 2输入端或非门。
35